賽揚M
誕生
正如賽揚處理器的存在一般,最早的Celeron M處理器基於當時的Pentium M經過一些「精簡」而來。 常見的手段包括但不限於:縮減二級緩存,取消節電技術等。
歷代核心
Banias
由同期的Banias Pentium M改造而來。
- L1緩存:32 + 32 KB(數據+指令)
- L2緩存:512KB
- 插座:Socket 479
- 發布日期:2004年,1月
- 製程:130 nm
- 最大消耗功率:5~21W
- 型號:
- 310:
- 320:
- 330:
- 340:
Dothan
由同期的Dothan Pentium M改造而來。
- L1緩存:32 + 32 KB(數據+指令)
- L2緩存:512KB ~ 1024KB
- 插座:Socket 479
- 發布日期:2004年,6月
- 製程:90 nm
- 最大消耗功率:5.5~27W
- 型號:
390 ,380 ,370 , 360J°,360 ,350J°,350, 353
Yonah
由同期的Yonah Intel Core改造而來。
- L1緩存:32 + 32 KB(數據+指令)
- L2緩存:1024KB
- 插座:Socket 479
- 發布日期:2006年,4月
- 製程:65 nm
- 最大消耗功率:5.5~27W
- 型號:
- 410:
- 420:
- 430:
- 440:
- 450:
Merom
由同期的Merom Intel Core 2改造而來。Merom Core 2本身支持EM64T,Intel保持這一特性,使得這核心的Celeron M成為第一款支持64位技術的移動賽揚處理器。
- L1緩存:32 + 32 KB(數據+指令)
- L2緩存:1024KB
- 插座:Socket 479
- 發布日期:2007年,1月
- 製程:65 nm
- 最大消耗功率:30W
- 型號:
- 520:
- 530:
- 540:
- 550:
命名
同一時期,桌面版本的賽揚處理器推出新系列Celeron D。揣測Intel的意圖,Celeron應當區分桌面產品和移動產品,即分別對應的Celeron D與Celeron M